为什么ad编译不了
Ⅰ 请问AD14如何生成集成库为何我按了编译没有反应
在原理图界面,选择工具栏,design》make integrated library,如图:
Ⅱ altium designer画电路图编译时出现错误has no driver怎么解决~
检查封装引脚和原理图引脚是否对应,比如二极管的封装两脚不是1,2而是两个英文字母,这时候你要检查原理图二极管的两脚是不是和封装对应,如果不对应是无法连线的。 (如果你加大叉的话,当然是没错误的咯。。。。)
编译出错的话(就是对原理图检查)只要不是error,其他都可以忽略(当然前提是你不用AD做仿真),warning都可以不管。关键是画出的板子DRC检查一定要通过。
在同一个project下,你把可能出错的地方线重新连一遍看看
Ⅲ ad怎么pcb封装成功后为什么编译时显示不出来
pcb封装成功后编译时显示不出来,可能有以下情况:
可以全局浏览一下 再看看你的封装对不对,看看是不是参考点没有设置好,超出显示范围了,建议设置到到1脚或中心:怀疑封装的原点没有设置到中心上。
Altium Designer编译常见错误
[Error] Compiler Duplicate Component Designators C19 at 668,972 and 795,650
元器件标号重复,这里给出了元器件标号和坐标
Compiler Floating Power Object GND
悬浮的电源接地元件
出现此类警告的原因:在POWER.SCH文件中电源标号Global Power-Object 3.3V和端口port重复定义.
解决的办法:对 POWER.SCH文件中去掉多余的电源标号Global Power-Object 3.3V。
Compiler Net AA10 has no driving source (Pin U11-A20,Pin U14-26)
输入型引脚未连接或没有信号出入
解法一:你使用的元件对应的引脚是输入的,可以改变原理图中对应元器件的引脚属性解决。
解答二:在protel中,软件会检查你的输入管脚有没有连,这样的好处是提醒画图的人还有输入管脚悬空的,我们知道,在电路系统中,大部分输入管脚是不允许悬空的.所以建议画图的人在做原理图库的时候尽量把元件管脚的属性加上,这样可以不让自己出错.如果有输入哪个管脚必须悬空的话,可以在上面添加忽略ERC检查.这样编译的时候就没有警告了!
解答三:在做元件封装的时候,管脚的electrical type有很多选择,一般情况下,选择passive就没事了
Compiler Off sheet Pin -3 at 1594,608
原理图图纸小了,换大一点的错误就会消失
Compiler Extra Pin U31-1 in Normal of part U31A
貌似是封装不可用,重新加载一下PCB封装
悬浮的网络标号
某个网络标签没有放置好还在漂浮(应该连接在导线或者引脚上面). 在放置网络标签时,当光标捕捉到导线时,光标上显示红色星行标签,此时单击鼠标放置.
在引脚放置忽略标记
Ⅳ AD10编译时没反应为什么啊
点击右下角的system>>message,就能显示提示信息了
Ⅳ altium designer原理图编译怎么没反应
1)找到报错的那个原理图元件。
2)双击然后选择“Edit pins”,在对话框中把隐藏的电源脚属性更改成和它连接的线的属性一致,最好把该引脚显示出来。
3)重新编译原理图。
Ⅵ ad20中原理图编译窗口怎么没有
ad20中原理图编译窗口没有的原因在没有先建立工程。
1、找到报错的那个原理图元件。
2、双击然后选择Editpins,在对话框中把隐藏的电源脚属性更改成和它连接的线的属性一致,最好把该引脚显示出来。
3、重新编译原理图。
Ⅶ altium designer画原理图,编译的时候出现这个错误,Net P1_6 contains multiple Output Pins (Pin U5-12
这种情况说明有多个输出性质的管脚连接到一块了。如果两个管脚的电气特性都是输出,并且因为程序运行逻辑不严谨出现一个输出低、一个输出高的情况,傻子都会知道这时将会发生什么。所以AD对于这种潜在危险的情况是比较重视的。
一方面你需要确认一下相应的管脚是否真的是输出特性,还是可以配置;如果真的出现这种情况,可以通过串联电阻的方式消除这种潜在风险。