当前位置:首页 » 存储配置 » dram存储器市场

dram存储器市场

发布时间: 2022-05-10 15:45:46

❶ 计算机中DRAM什么意思

动态随机存取存储器最为常见的系统内存。

❷ 目前市面上最主流的内存类型是什么

指内存所采用的内存类型,不同类型的内存传输类型各有差异,在传输率、工作频率、工作方式、工作电压等方面都有不同。目前市场中主要有的内存类型有SDRAM、DDR SDRAM和RDRAM三种,其中DDR SDRAM内存占据了市场的主流,而SDRAM内存规格已不再发展,处于被淘汰的行列。RDRAM则始终未成为市场的主流,只有部分芯片组支持,而这些芯片组也逐渐退出了市场,RDRAM前景并不被看好。

SDRAM:SDRAM,即Synchronous DRAM(同步动态随机存储器),曾经是PC电脑上最为广泛应用的一种内存类型,即便在今天SDRAM仍旧还在市场占有一席之地。既然是“同步动态随机存储器”,那就代表着它的工作速度是与系统总线速度同步的。SDRAM内存又分为PC66、PC100、PC133等不同规格,而规格后面的数字就代表着该内存最大所能正常工作系统总线速度,比如PC100,那就说明此内存可以在系统总线为100MHz的电脑中同步工作。
与系统总线速度同步,也就是与系统时钟同步,这样就避免了不必要的等待周期,减少数据存储时间。同步还使存储控制器知道在哪一个时钟脉冲期由数据请求使用,因此数据可在脉冲上升期便开始传输。SDRAM采用3.3伏工作电压,168Pin的DIMM接口,带宽为64位。SDRAM不仅应用在内存上,在显存上也较为常见。

DDR SDRAM:严格的说DDR应该叫DDR SDRAM,人们习惯称为DDR,部分初学者也常看到DDR SDRAM,就认为是SDRAM。DDR SDRAM是Double Data Rate SDRAM的缩写,是双倍速率同步动态随机存储器的意思。DDR内存是在SDRAM内存基础上发展而来的,仍然沿用SDRAM生产体系,因此对于内存厂商而言,只需对制造普通SDRAM的设备稍加改进,即可实现DDR内存的生产,可有效的降低成本。

SDRAM在一个时钟周期内只传输一次数据,它是在时钟的上升期进行数据传输;而DDR内存则是一个时钟周期内传输两次次数据,它能够在时钟的上升期和下降期各传输一次数据,因此称为双倍速率同步动态随机存储器。DDR内存可以在与SDRAM相同的总线频率下达到更高的数据传输率。

与SDRAM相比:DDR运用了更先进的同步电路,使指定地址、数据的输送和输出主要步骤既独立执行,又保持与CPU完全同步;DDR使用了DLL(Delay Locked Loop,延时锁定回路提供一个数据滤波信号)技术,当数据有效时,存储控制器可使用这个数据滤波信号来精确定位数据,每16次输出一次,并重新同步来自不同存储器模块的数据。DDL本质上不需要提高时钟频率就能加倍提高SDRAM的速度,它允许在时钟脉冲的上升沿和下降沿读出数据,因而其速度是标准SDRA的两倍。

从外形体积上DDR与SDRAM相比差别并不大,他们具有同样的尺寸和同样的针脚距离。但DDR为184针脚,比SDRAM多出了16个针脚,主要包含了新的控制、时钟、电源和接地等信号。DDR内存采用的是支持2.5V电压的SSTL2标准,而不是SDRAM使用的3.3V电压的LVTTL标准。

DDR2的详解

RDRAM:RDRAM(Rambus DRAM)是美国的RAMBUS公司开发的一种内存。与DDR和SDRAM不同,它采用了串行的数据传输模式。在推出时,因为其彻底改变了内存的传输模式,无法保证与原有的制造工艺相兼容,而且内存厂商要生产RDRAM还必须要加纳一定专利费用,再加上其本身制造成本,就导致了RDRAM从一问世就高昂的价格让普通用户无法接收。而同时期的DDR则能以较低的价格,不错的性能,逐渐成为主流,虽然RDRAM曾受到英特尔公司的大力支持,但始终没有成为主流。

RDRAM的数据存储位宽是16位,远低于DDR和SDRAM的64位。但在频率方面则远远高于二者,可以达到400MHz乃至更高。同样也是在一个时钟周期内传输两次次数据,能够在时钟的上升期和下降期各传输一次数据,内存带宽能达到1.6Gbyte/s。

普通的DRAM行缓冲器的信息在写回存储器后便不再保留,而RDRAM则具有继续保持这一信息的特性,于是在进行存储器访问时,如行缓冲器中已经有目标数据,则可利用,因而实现了高速访问。另外其可把数据集中起来以分组的形式传送,所以只要最初用24个时钟,以后便可每1时钟读出1个字节。一次访问所能读出的数据长度可以达到256字节。

服务器内存

服务器内存也是内存(RAM),它与普通PC(个人电脑)机内存在外观和结构上没有什么明显实质性的区别,主要是在内存上引入了一些新的特有的技术,如ECC、ChipKill、热插拔技术等,具有极高的稳定性和纠错性能。

服务器内存主要技术:

(1)ECC

在普通的内存上,常常使用一种技术,即Parity,同位检查码(Parity check codes)被广泛地使用在侦错码(error detectioncodes)上,它们增加一个检查位给每个资料的字符(或字节),并且能够侦测到一个字符中所有奇(偶)同位的错误,但Parity有一个缺点,当计算机查到某个Byte有错误时,并不能确定错误在哪一个位,也就无法修正错误。基于上述情况,产生了一种新的内存纠错技术,那就是ECC,ECC本身并不是一种内存型号,也不是一种内存专用技术,它是一种广泛应用于各种领域的计算机指令中,是一种指令纠错技术。ECC的英文全称是“ Error Checking and Correcting”,对应的中文名称就叫做“错误检查和纠正”,从这个名称我们就可以看出它的主要功能就是“发现并纠正错误”,它比奇偶校正技术更先进的方面主要在于它不仅能发现错误,而且能纠正这些错误,这些错误纠正之后计算机才能正确执行下面的任务,确保服务器的正常运行。之所以说它并不是一种内存型号,那是因为并不是一种影响内存结构和存储速度的技术,它可以应用到不同的内存类型之中,就象前讲到的“奇偶校正”内存,它也不是一种内存,最开始应用这种技术的是EDO内存,现在的SD也有应用,而ECC内存主要是从SD内存开始得到广泛应用,而新的DDR、RDRAM也有相应的应用,目前主流的ECC内存其实是一种SD内存。

(2)Chipkill

Chipkill技术是IBM公司为了解决目前服务器内存中ECC技术的不足而开发的,是一种新的ECC内存保护标准。我们知道ECC内存只能同时检测和纠正单一比特错误,但如果同时检测出两个以上比特的数据有错误,则一般无能为力。目前ECC技术之所以在服务器内存中广泛采用,一则是因为在这以前其它新的内存技术还不成熟,再则在目前的服务器中系统速度还是很高,在这种频率上一般来说同时出现多比特错误的现象很少发生,正因为这样才使得ECC技术得到了充分地认可和应用,使得ECC内存技术成为几乎所有服务器上的内存标准。

但随着基于Intel处理器架构的服务器的CPU性能在以几何级的倍数提高,而硬盘驱动器的性能同期只提高了少数的倍数,因此为了获得足够的性能,服务器需要大量的内存来临时保存CPU上需要读取的数据,这样大的数据访问量就导致单一内存芯片上每次访问时通常要提供4(32位)或8(64位)比特以上的数据,一次性读取这么多数据,出现多位数据错误的可能性会大大地提高,而ECC又不能纠正双比特以上的错误,这样就很可能造成全部比特数据的丢失,系统就很快崩溃了。IBM的Chipkill技术是利用内存的子结构方法来解决这一难题。内存子系统的设计原理是这样的,单一芯片,无论数据宽度是多少,只对于一个给定的ECC识别码,它的影响最多为一比特。举个例子来说明的就是,如果使用4比特宽的DRAM,4比特中的每一位的奇偶性将分别组成不同的ECC识别码,这个ECC识别码是用单独一个数据位来保存的,也就是说保存在不同的内存空间地址。因此,即使整个内存芯片出了故障,每个ECC识别码也将最多出现一比特坏数据,而这种情况完全可以通过ECC逻辑修复,从而保证内存子系统的容错性,保证了服务器在出现故障时,有强大的自我恢复能力。采用这种内存技术的内存可以同时检查并修复4个错误数据位,服务器的可靠性和稳定得到了更加充分的保障。

(3)Register

Register即寄存器或目录寄存器,在内存上的作用我们可以把它理解成书的目录,有了它,当内存接到读写指令时,会先检索此目录,然后再进行读写操作,这将大大提高服务器内存工作效率。带有Register的内存一定带Buffer(缓冲),并且目前能见到的Register内存也都具有ECC功能,其主要应用在中高端服务器及图形工作站上,如IBM Netfinity 5000。

服务器内存典型类型

目前服务器常用的内存有SDRAM和DDR两种内存

❸ 作芯片的上市公司就这个价,中国芯片还能强吗

科技真相 科技红利及方向型资产研究

中国半导体集成电路芯片产业百人高峰论坛,在上海圆满举行,会议邀请了国家集成电路产业投资基金(大基金)、安芯基金以及中国半导体集成电路芯片产业龙头公司的领导、专家们以及科技产业分析师郑震湘,共同探讨中国半导体集成电路芯片产业所面临的现状、机遇及挑战。

我们能够更加清晰看到中国半导体集成电路芯片产业崛起的必然性以及在当中我们所面临任务的艰巨性,中国半导体集成电路芯片产业进入了发展的重大转型期和变革期,在国家、中国半导体集成电路芯片产业人及诸多社会力量的大力支持下,我们必将迎来半导体集成电路芯片产业的突破及发展,不忘初心,砥砺前行,实现国之重器“中国芯”的中国梦!

中芯国际联合首席执行官赵海军博士发表主题演讲,《中国半导体制造产业的现状与前景》。

一、中国半导体制造业现状

❹ DRAM存储器的中文和含义

DRAM存储器的中文是动态随机存取存储器。

含义:为了保持数据,DRAM使用电容存储,所以必须隔一段时间刷新(refresh)一次,如果存储单元没有被刷新,存储的信息就会丢失。

写操作时,写选择线为"1",所以Q1导通,要写入的数据通过Q1送到Q2的栅极,并通过栅极电容在一定时间内保持信息。

读操作时,先通过公用的预充电管Q4使读数据线上的分布电容CD充电,当读选择线为高电平有效时,Q3处于可导通的状态。若原来存有"1",则Q2导通,读数据线的分布电容CD通过Q3、Q2放电,此时读得的信息为"0",正好和原存信息相反。

若原存信息为"0",则Q3尽管具备导通条件,但因为Q2截止,所以,CD上的电压保持不变,因而,读得的信息为"1"。可见,对这样的存储电路,读得的信息和原来存入的信息正好相反,所以要通过读出放大器进行反相再送往 数据总线。


(4)dram存储器市场扩展阅读:

在半导体科技极为发达的中国台湾,内存和显存被统称为记忆体(Memory),全名是动态随机存取记忆体(Dynamic Random Access Memory,DRAM)。

基本原理就是利用电容内存储电荷的多寡来代表0和1,这就是一个二进制位元(bit),内存的最小单位。

DRAM的结构可谓是简单高效,每一个bit只需要一个晶体管另加一个电容。但是电容不可避免的存在漏电现象,如果电荷不足会导致数据出错,因此电容必须被周期性的刷新(预充电),这也是DRAM的一大特点。

而且电容的充放电需要一个过程,刷新频率不可能无限提升(频障),这就导致DRAM的频率很容易达到上限,即便有先进工艺的支持也收效甚微。随着科技的进步,以及人们对超频的一种意愿,这些频障也在慢慢解决。

❺ 当今主流行存储器介绍

储器技术是一种不断进步的技术,每一种新技术的出现都会使某种现存的技术走进历史,这是因为开发新技术的初衷就是为了消除或减轻某种特定存储器产品的不足之处。

举例来说,闪存技术脱胎于EEPROM,它的第1个主要用途就是为了取代用于PC机BIOS的EEPROM芯片,以便方便地对这种计算机中最基本的代码进行更新。

这样,随着各种专门应用不断提出新的要求,新的存储器技术也层出不穷,从PC机直到数字相机。本文即着眼于对现有的存储器技术及其未来走向进行考察。

DRAM

严重依赖于PC的DRAM市场总是处于剧烈的振荡之中。对目前处于衰退过程中的供应商们来说,降低每比特DRAM生产成本唯一划算的方法就是缩小DRAM芯片的尺寸。所以,制造商们就不断地寻找可以缩小DRAM芯片尺寸的方法。

随着市场的复苏和边际效益的增长,供应商们会逐渐转向使用300mm的大圆片。但现在,大多数DRAM生产商都承担不起在300mm圆片上生产的费用。

就像石油公司都想多卖高品质汽油以获取高额利润一样,DRAM生产商也正在把产品线从SDRAM换成DDR SDRAM,希望卖个高价。在DDR之后又出来一个DDR II,这是一种更先进的DRAM技术,已经受到英特尔的欢迎。出于同样的原因,存储器生产商们很快就会升级到DDR II技术。

同样像石油公司不断勘探新油田一样,DRAM生产商也在不断地开发新的市场,包括通信和消费电子市场在内。他们希望这样能降低对PC市场的依存度,平稳渡过市场振荡期。

许多生产商都开始针对这些市场开发专门的DRAM产品。

不幸的是,随着人们开始对各种模块和服务器进行升级,PC市场在未来仍将是DRAM应用最主要的推动力。尽管一些生产商认为通信将成为另一个主要的推动力,但根据iSuppli公司的预测,至少在2002年,通信市场在DRAM销售中所占的份额将仍低于2%。

生产商对消费电子市场的期望值更高。网络设备和数字电视是DRAM应用增长最迅速的领域,但与PC市场相比,其份额仍然太小了。

但是,不论是消费电子市场还是PC市场,DRAM面临的最大挑战都是以下需求:更高的密度、更大的带宽、更低的功耗、更少的延迟时间以及更低的价格。因此,对DRAM生产商和用户来说,在消费电子领域中性价比还是最主要的考虑因素。

现在已经有许多公司在开始或已经开始提供专门为各种非PC应用设计的DRAM,包括短延迟DRAM(RL-DRAM)以及各种Rambus DRAM(RDRAM)。这些专用DRAM的产量都很小,单位售价很高。因此,iSuppli相信在非PC领域内,这些专用存储器永远不会取代普通的SDRAM和DDR存储器。所以,对DRAM来说,其未来属于低价、标准、大量生产的、面向其占最大份额的PC市场的技术。

闪存和其他非易失性存储器

目前,非易失性存储器技术的最高水平是闪存。如同DRAM依赖于PC市场一样,闪存也依赖于手机和机顶盒市场。由于这些设备的需求一直不够强劲,所以闪存目前良好的销售情况只是季节性的,今年下半年就会降下来。

但到明年上半年,手机、数字消费产品以及数字介质的需求会比较强劲,所以闪存的前景也会变得光明一些。

尽管目前非易失性存储器中最先进的就是闪存,但技术却并未就此停步。生产商们正在开发多种新技术,以便使闪存也拥有像DRAM和SDRAM那样的高速、低价、寿命长等特点。

非易失性存储器包括铁电介质存储器(FRAM或FeRAM)、磁介质存储器(MRAM)、奥弗辛斯基效应一致性存储器(OUM)以及聚合物存储器(PFRAM),对数据处理来说,它们都很有前途,因为它们突破了SRAM、DRAM以及闪存的局限性。

每种技术都有自己的目标市场,iSuppli公司将在下面逐一进行分析。

FRAM

FRAM是下一代的非易失性存储器技术,运行能耗低,在断电后能长期保存数据。它综合了RAM高速读写和ROM长期保存数据的特点。

这项技术利用了铁电材料可保存信息的特点,使用工业标准的CMOS半导体存储器制造工艺来生产,直到近日才研发成功。但是,FRAM的寿命是有限的,而其读取是破坏性的,就是说一旦进行读取,FRAM中存储的数据就消失了。

MRAM

MRAM是非易失性的存储器,速度比DRAM还快。在实验室中,MRAM的写入时间可低至2.3ns。

MRAM拥有无限次的读写能力,并且功耗极低,可实现瞬间开关机并能延长便携机的电池使用时间。而且,MRAM的电路比普通存储器还简单,整个芯片只需一条读出电路。

但就生产成本来看,MRAM比SRAM、DRAM及闪存都高得多。

OUM

OUM是一种非易失性存储器,可以替代低功耗的闪存。它拥有很长的读写操作寿命,并且比闪存更易集成。OUM存储单元的密度极高,读取操作完全安全,只需极低的电压和功率即可工作,同现有逻辑电路的集成也相当简单。用OUM单元制作的存储器大约可写入10亿次,这使它成为便携设备中大容量存储器的理想替代品。

但是,OUM有一定的使用寿命,长期使用会出一些可靠性问题。

PFRAM

PFRAM是一种塑料的、基于聚合物的非易失性存储器,通过三维堆叠技术可以得到很高的密度,但它的读写操作寿命有限。

PFRAM可能会替代闪存,并且其成本只有NOR型闪存的10%左右。塑料存储器的存储潜力也相当巨大。

今后,生产聚合物存储器可能会变得像印照片一样简单,但今年才刚刚开始对这种存储器的生产工艺进行研发。PFRAM的读写次数也有限,并且其读取也是破坏性的,就像FRAM一样。

总之,存储器技术将会继续发展,以满足不同的应用需求。就PC市场来说,更高密度、更大带宽、更低功耗、更短延迟时间、更低成本的主流DRAM技术将是不二之选。

而在非易失性存储器领域,供应商们正在研究闪存之外的各种技术,以便满足不同应用的需求,而这些技术各有优劣。

❻ DRAM存储器是

RAM是随机存储器 ROM是只读存储器
DRAM是动态随机存储器,为防止数据丢失,需定时刷新, 现在电脑的内存条都属于DRAM
SRAM,是静态随机存储器,由于其价格较高,但不需定时刷新,多用于单片机等小容量系统。

❼ 当前存储器系统的发展概况

发展趋势

存储器的发展都具有更大、更小、更低的趋势,这在闪速存储器行业表现得尤为淋漓尽致。随着半导体制造工艺的发展,主流闪速存储器厂家采用0�18μm,甚至0.15μm的制造工艺。借助于先进工艺的优势,Flash Memory的容量可以更大:NOR技术将出现256Mb的器件,NAND和AND技术已经有1Gb的器件;同时芯片的封装尺寸更小:从最初DIP封装,到PSOP、SSOP、TSOP封装,再到BGA封装,Flash Memory已经变得非常纤细小巧;先进的工艺技术也决定了存储器的低电压的特性,从最初12V的编程电压,一步步下降到5V、3.3V、2�7V、1.8V单电压供电。这符合国际上低功耗的潮流,更促进了便携式产品的发展。

另一方面,新技术、新工艺也推动Flash Memory的位成本大幅度下降:采用NOR技术的Intel公司的28F128J3价格为25美元,NAND技术和AND技术的Flash Memory将突破1MB 1美元的价位,使其具有了取代传统磁盘存储器的潜质。

世界闪速存储器市场发展十分迅速,其规模接近DRAM市场的1/4,与DRAM和SRAM一起成为存储器市场的三大产品。Flash Memory的迅猛发展归因于资金和技术的投入,高性能低成本的新产品不断涌现,刺激了Flash Memory更广泛的应用,推动了行业的向前发展。

❽ 内存条的发展史和当今主流的内存条

内存发展史
Wikipedia,自由的网络全书

在了解内存的发展之前,我们应该先解释一下几个常用词汇,这将有助于我们加强对内存的理解。RAM就是Random Access Memory(随机存贮器)的缩写。它又分成两种Static RAM(静态随机存贮器)和Dynamic RAM(动态随机存贮器)。

SRAM曾经是一种主要的内存,SRAM速度很快而且不用刷新就能保存数据不丢失。它以双稳态电路形式存储数据,结构复杂,内部需要使用更多的晶体管构成寄存器以保存数据,所以它采用的硅片面积相当大,制造成本也相当高,所以现在只能把SRAM用在比主内存小的多的高速缓存上。随着 Intel将L2高速缓存整合入CPU(从Medocino开始)后,SRAM失去了最大应用需求来源,还好在移动电话从模拟转向数字的发展趋势中,终于为具有省电优势的SRAM寻得了另一个需求成长的契机,再加上网络服务器、路由器等的需求激励,才使得SRAM市场勉强得以继续成长。

DRAM,顾名思义即动态RAM。DRAM的结构比起SRAM来说要简单的多,基本结构是一只MOS管和一个电容构成。具有结构简单、集成度高、功耗低、生产成本低等优点,适合制造大容量存储器,所以现在我们用的内存大多是由DRAM构成的。所以下面主要介绍DRAM内存。在详细说明DRAM存储器前首先要说一下同步的概念,根据内存的访问方式可分为两种:同步内存和异步内存。区分的标准是看它们能不能和系统时钟同步。内存控制电路(在主板的芯片组中,一般在北桥芯片组中)发出行地址选择信号(RAS)和列地址选择信号(CAS)来指定哪一块存储体将被访问。在SDRAM之前的 EDO内存就采用这种方式。读取数据所用的时间用纳秒表示。当系统的速度逐渐增加,特别是当66MHz频率成为总线标准时,EDO内存的速度就显得很慢了,CPU总要等待内存的数据,严重影响了性能,内存成了一个很大的瓶颈。因此出现了同步系统时钟频率的SDRAM。

DRAM的分类 FP DRAM:又叫快页内存,在386时代很流行。因为DRAM需要恒电流以保存信息,一旦断电,信息即丢失。它的刷新频率每秒钟可达几百次,但由于FP DRAM使用同一电路来存取数据,所以DRAM的存取时间有一定的时间间隔,这导致了它的存取速度并不是很快。另外,在DRAM中,由于存储地址空间是按页排列的,所以当访问某一页面时,切换到另一页面会占用CPU额外的时钟周期。其接口多为72线的SIMM类型。 EDO DRAM:EDO RAM――Extended Date Out RAM——外扩充数据模式存储器,EDO-RAM同FP DRAM相似,它取消了扩展数据输出内存与传输内存两个存储周期之间的时间间隔,在把数据发送给CPU的同时去访问下一个页面,故而速度要比普通DRAM 快15~30%。工作电压为一般为5V,其接口方式多为72线的SIMM类型,但也有168线的DIMM类型。EDO DRAM这种内存流行在486以及早期的奔腾电脑上。当前的标准是SDRAM(同步DRAM的缩写),顾名思义,它是同步于系统时钟频率的。SDRAM内存访问采用突发(burst)模式,它和原理是, SDRAM在现有的标准动态存储器中加入同步控制逻辑(一个状态机),利用一个单一的系统时钟同步所有的地址数据和控制信号。使用SDRAM不但能提高系统表现,还能简化设计、提供高速的数据传输。 在功能上,它类似常规的DRAM,也需时钟进行刷新。 可以说, SDRAM是一种改善了结构的增强型DRAM。然而,SDRAM是如何利用它的同步特性而适应高速系统的需要的呢?我们知道,原先我们使用的动态存储器技术都是建立在异步控制基础上的。系统在使用这些异步动态存储器时需插入一些等待状态来适应异步动态存储器的本身需要,这时,指令的执行时间往往是由内存的速度、而非系统本身能够达到的最高速率来决定。例如,当将连续数据存入CACHE时,一个速度为60ns的快页内存需要40ns的页循环时间;当系统速度运行在100MHz时(一个时钟周期10ns),每执行一次数据存取,即需要等待4个时钟周期!而使用SDRAM,由于其同步特性,则可避免这一时。 SDRAM结构的另一大特点是其支持DRAM的两列地址同时打开。两个打开的存储体间的内存存取可以交叉进行,一般的如预置或激活列可以隐藏在存储体存取过程中,即允许在一个存储体读或写的同时,令一存储体进行预置。按此进行,100MHz的无缝数据速率可在整个器件读或写中实现。因为SDRAM的速度约束着系统的时钟速度,它的速度是由MHz或ns来计算的。 SDRAM的速度至少不能慢于系统的时钟速度,SDRAM的访问通常发生在四个连续的突发周期,第一个突发周期需要4个系统时钟周期,第二到第四个突发周期只需要1个系统时钟周期。用数字表示如下:4-1-1-1。顺便提一下BEDO(Burst EDO)也就是突发EDO内存。实际上其原理和性能是和SDRAM差不多的,因为Intel的芯片组支持SDRAM,由于INTEL的市场领导地位帮助 SDRAM成为市场的标准。

DRAMR的两种接口类型 DRAM主要有两种接口类型,既早期的SIMM和现在的标准DIMM。SIMM是Single-In Line Memory Mole的简写,即单边接触内存模组,这是486及其较早的PC机中常用的内存的接口方式。在更早的PC机中(486以前),多采用30针的SIMM 接口,而在Pentium中,应用更多的则是72针的SIMM接口,或者是与DIMM接口类型并存。DIMM是Dual In-Line Memory Mole的简写,即双边接触内存模组,也就是说这种类型接口内存的插板的两边都有数据接口触片,这种接口模式的内存广泛应用于现在的计算机中,通常为 84针,但由于是双边的,所以一共有84×2=168线接触,故而人们经常把这种内存称为168线内存,而把72线的SIMM类型内存模组直接称为72线内存。DRAM内存通常为72线,EDO-RAM内存既有72线的,也有168线的,而SDRAM内存通常为168线的。

新的内存标准在新的世纪到来之时,也带来了计算机硬件的重大改变。计算机的制造工艺发展到已经可以把微处理器(CPU)的时钟频率提高的一千兆的边缘。相应的内存也必须跟得上处理器的速度才行。现在有两个新的标准,DDR SDRAM内存和Rambus内存。它们之间的竞争将会成为PC内存市场竞争的核心。DDR SDRAM代表着一条内存逐渐演化的道路。Rambus则代表着计算机设计上的重大变革。从更远一点的角度看。DDR SDRAM是一个开放的标准。然而Rambus则是一种专利。它们之间的胜利者将会对计算机制造业产生重大而深远的影响。

RDRAM在工作频率上有大幅度的提升,但这一结构的改变,涉及到包括芯片组、DRAM制造、封装、测试甚至PCB及模组等的全面改变,可谓牵一发而动全身。未来高速DRAM结构的发展究竟如何?Intel重新整装再发的820芯片组,是否真能如愿以偿地让RDRAM登上主流宝座?

PC133 SDRAM:PC133 SDRAM基本上只是PC100 SDRAM的延伸,不论在DRAM制造、封装、模组、连接器方面,都延续旧有规范,它们的生产设备相同,因此生产成本也几乎与PC100 SDRAM相同。严格来说,两者的差别仅在于相同制程技术下,所多的一道“筛选”程序,将速度可达133MHz的颗粒挑选出来而已。若配合可支持 133MHz外频的芯片组,并提高CPU的前端总线频率(Front Side Bus)到133MHz,便能将DRAM带宽提高到1GB/sec以上,从而提高整体系统性能。

DDR-SDRAM:DDR SDRAM(Double Data Rate DRAM)或称之为SDRAMⅡ,由于DDR在时钟的上升及下降的边缘都可以传输资料,从而使得实际带宽增加两倍,大幅提升了其性能/成本比。就实际功能比较来看,由PC133所衍生出的第二代PC266 DDR SRAM(133MHz时钟×2倍数据传输=266MHz带宽),不仅在InQuest最新测试报告中显示其性能平均高出Rambus 24.4%,在Micron的测试中,其性能亦优于其他的高频宽解决方案,充份显示出DDR在性能上已足以和Rambus相抗衡的程度。

Direct Rambus-DRAM :Rambus DRAM设计与以往DRAM很大的不同之处在于,它的微控制器与一般内存控制器不同,使得芯片组必须重新设计以符合要求,此外,数据通道接口也与一般内存不同,Rambus以2条各8 bit宽(含ECC则为9 bit)的数据通道(channel)传输数据,虽然比SDRAM的64bit窄,但其时钟频率却可高达400MHz,且在时钟的上升和下降沿都能传输数据,因而能达到1.6GB/sec的尖峰带宽。

各种DRAM规格之综合比较数据带宽:从数据带宽来看,传统PC100在时钟频率为100MHz的情况下,尖峰数据传输率可达到800MB/sec。若以先进0.25微米线程制造的 DRAM,大都可以“筛选”出时钟频率达到133MHz的PC133颗粒,可将尖峰数据传输率再次提高至1.06GB/sec,只要CPU及芯片组能配合,就可提高整体系统性能。此外,就DDR而言,由于其在时钟上升和下降沿都能传输数据,所以在相同133MHz的时钟频率下,其尖峰数据传输将可大幅提高两倍,达到2.1 GB/sec的水准,其性能甚至比现阶段Rambus所能达到的1.6GB/sec更高。

传输模式:传统SDRAM采用并列数据传输方式,Rambus则采取了比较特别的串行传输方式。在串行的传输方式之下,资料信号都是一进一出,可以把数据带宽降为16bit,而且可大幅提高工作时钟频率(400MHz),但这也形成了模组在数据传输设计上的限制。也就是说,在串接的模式下,如果有其中一个模组损坏、或是形成断路,便会使整个系统无法正常开机。因此,对采用Rambus内存模组的主机板而言,便必须将三组内存扩充插槽完全插满,如果Rambus模组不足的话,只有安装不含RDRAM颗粒的中继模组(Continuity RIMM Mole;C-RIMM),纯粹用来提供信号的串接工作,让数据的传输畅通。

模组及PCB的设计:由于Rambus的工作频率高达400MHz,所以不管是电路设计、线路布局、颗粒封装及记忆模组的设计等,都和以往SDRAM大为不同。以模组设计而言,RDRAM所构成的记忆模组称之为RIMM(Rambus In Memory Mole),目前的设计可采取4、6、8、12与16颗等不同数目的RDRAM颗粒来组成,虽然引脚数提高到了184只,但整个模组的长度却与原有 DIMM相当。

另外,在设计上,Rambus的每一个传输信道所能承载的芯片颗粒数目有限(最多32颗),从而造成RDRAM内存模组容量将有所限制。也就是说,如果已经安装了一只含16颗RDARM颗粒的RIMM模组时,若想要再扩充内存,最多只能再安装具有16颗RDARM的模组。另外,由于 RDARM在高频下工作将产生高温,所以RIMM模组在设计时必须加上一层散热片,也增加了RIMM模组的成本。

颗粒的封装:DRAM封装技术从最早的DIP、SOJ提高到TSOP的形式。从现在主流SDRAM的模组来看,除了胜创科技首创的TinyBGA技术和樵风科技首创的BLP封装模式外,绝大多数还是采用TSOP的封装技术。

随着DDR、RDRAM的陆续推出,将内存频率提高到一个更高的水平上,TSOP封装技术渐渐有些力不从心了,难以满足DRAM设计上的要求。从Intel力推的RDRAM来看,采用了新一代的μBGA封装形式,相信未来DDR等其他高速DRAM的封装也会采取相同或不同的BGA封装方式。

尽管RDRAM在时钟频率上有了突破性的进展,有效地提高了整个系统性能,但毕竟在实际使用上,其规格与现阶段主流的SDRAM有很大的差异,不仅不兼容于现有系统芯片组而成了Intel一家独揽的局面。甚至在DRAM模组的设计上,不仅使用了最新一代的BGA封装方式,甚至在电路板的设计上,都采取用了8层板的严格标准,更不用说在测试设备上的庞大投资。使得大多数的DRAM及模组厂商不敢贸然跟进。

再说,由于Rambus是个专利标准,想生产RDRAM的厂商必须先取得Rambus公司的认证,并支付高额的专利费用。不仅加重了各DRAM厂商的成本负担,而且它们担心在制定未来新一代的内存标准时会失去原来掌握的规格控制能力。

由于RIMM模组的颗粒最多只能为32颗,限制了Rambus应用,只能用在入门级服务器和高级PC上。或许就PC133而言,在性能上无法和Rambus抗衡,但是一旦整合了DDR技术后,其数据带宽可达到2.1GB/sec,不仅领先Rambus所能达到的1.6GB/sec标准,而且由于其开放的标准及在兼容性上远比Rambus高的原故,估计将会对Rambus造成非常大的杀伤力。更何况台湾在威盛与AMD等联盟的强力支持下,Intel是否能再象往日一般地呼风唤雨,也成了未知数。至少,在低价PC及网络PC方面,Rambus的市场将会很小。

结论:尽管Intel采取了种种不同的策略布局及对策,要想挽回Rambus的气势,但毕竟像Rambus这种具有突破性规格的产品,在先天上便存在有着诸多较难克服的问题。或许Intel可以借由更改主机板的RIMM插槽方式、或是提出SDRAM与RDRAM共同存在的过渡性方案(S- RIMM、RIMM Riser)等方式来解决技术面上的问题。但一旦涉及规模量产成本的控制问题时,便不是Intel所能一家独揽的,更何况在网络趋势下的计算机应用将愈来愈趋于低价化,市场需求面是否对Rambus有兴趣,则仍有待考验。 在供给方面,从NEC独创的VCM SDRAM规格(Virtual Channel Memory)、以及Samsung等DRAM大厂对Rambus支持态度已趋保守的情况来看,再加上相关封装及测试等设备上的投资不足,估计年底之前, Rambus内存模组仍将缺乏与PC133甚至DDR的价格竞争力。

就长远的眼光来看,Rambus架构或许可以成为主流,但应不再会是主导市场的绝对主流,而SDRAM架构(PC133、DDR)在低成本的优势,以及广泛的应用领域,应该会有非常不错的表现。相信未来的DRAM市场,将会是多种结构并存的局面。

具最新消息,可望成为下一世代内存主力的Rambus DRAM因芯片组延迟推出,而气势稍挫的情况之下,由全球多家半导体与电脑大厂针对DDR SDRAM的标准化,而共同组成的AMII(Advanced Memory International Inc、)阵营,则决定积极促进比PC200、PC266速度提高10倍以上的PC1600与PC2100 DDR SDRAM规格的标准化,此举使得Rambus DRAM与DDR SDRAM的内存主导权之争,迈入新的局面。全球第二大微处理器制造商AMD,决定其Athlon处理器将采用PC266规格的DDR SDRAM,而且决定在今年年中之前,开发支持DDR SDRAM的芯片组,这使DDR SDRAM阵营深受鼓舞。全球内存业者极有可能将未来投资的重心,由Rambus DRAM转向DDR SDRAM。

综上所述,今年DDR SDRAM的发展势头要超过RAMBUS。而且DDR SDRAM的生产成本只有SDRAM的1.3倍,在生产成本上更具优势。

未来除了DDR和RAMBUS外还有其他几种有希望的内存产品,下面介绍其中的几种: SLDRAM (SyncLink DRAM,同步链接内存):SLDRAM也许是在速度上最接近RDRAM的竞争者。SLDRAM是一种增强和扩展的SDRAM架构,它将当前的4体(Bank)结构扩展到16体,并增加了新接口和控制逻辑电路。SLDRAM像SDRAM一样使用每个脉冲沿传输数据。

❾ 什么是DRAM产业

DRAM(Dynamic Random Access Memory),即动态随机存取存储器最为常见的系统内存。DRAM 只能将数据保持很短的时间。为了保持数据,DRAM使用电容存储,所以 必须隔一段时间刷新(refresh)一次,如果存储单元没有被刷新,存储的信息就会丢失。

dram就是存储芯片的产业。也就是生产台式、手提、平板电脑和手机等上的内存的相关产业。

❿ 内存储器的发展历程

对于用过386机器的人来说,30pin的内存,我想在很多人的脑海里,一定或多或少的还留有一丝印象,这一次我们特意收集的7根30pin的内存条,并拍成图片,怎么样看了以后,是不是有一种久违的感觉呀!

30pin 反面 30pin 正面

下面是一些常见内存参数的介绍:
bit 比特,内存中最小单位,也叫“位”。它只有两个状态分别以0和1表示

byte字节,8个连续的比特叫做一个字节。

ns(nanosecond)
纳秒,是一秒的10亿分之一。内存读写速度的单位,其前面数字越小表示速度越快。

72pin正面 72pin反面

72pin的内存,可以说是计算机发展史的一个经典,也正因为它的廉价,以及速度上大幅度的提升,为电脑的普及,提供了坚实的基础。由于用的人比较多,目前在市场上还可以买得到。

SIMM(Single In-line Memory Moles)
单边接触内存模组。是5X86及其较早的PC中常采用的内存接口方式。在486以前,多采用30针的SIMM接口,而在Pentuim中更多的是72针的SIMM接口,或者与DIMM接口类型并存。人们通常把72线的SIMM类型内存模组直接称为72线内存。

ECC(Error Checking and Correcting)
错误检查和纠正。与奇偶校验类似,它不但能检测到错误的地方,还可以纠正绝大多数错误。它也是在原来的数据位上外加位来实现的,这些额外的位是用来重建错误数据的。只有经过内存的纠错后,计算机操作指令才可以继续执行。当然在纠错是系统的性能有着明显的降低。

EDO DRAM(Extended Data Output RAM)
扩展数据输出内存。是Micron公司的专利技术。有72线和168线之分、5V电压、带宽32bit、基本速度40ns以上。传统的DRAM和FPM DRAM在存取每一bit数据时必须输出行地址和列地址并使其稳定一段时间后,然后才能读写有效的数据,而下一个bit的地址必须等待这次读写操作完成才能输出。EDO DRAM不必等待资料的读写操作是否完成,只要规定的有效时间一到就可以准备输出下一个地址,由此缩短了存取时间,效率比FPM DRAM高20%—30%。具有较高的性/价比,因为它的存取速度比FPM DRAM快15%,而价格才高出5%。因此,成为中、低档Pentium级别主板的标准内存。

DIMM(Dual In-line Memory Moles)
双边接触内存模组。也就是说这种类型接口内存的插板两边都有数据接口触片,这种接口模式的内存广泛应用于现在的计算机中,通常为84针,由于是双边的,所以共有84×2=168线接触,所以人们常把这种内存称为168线内存。

PC133

SDRAM(Synchronous Burst RAM)
同步突发内存。是168线、3.3V电压、带宽64bit、速度可达6ns。是双存储体结构,也就是有两个储存阵列,一个被CPU读取数据的时候,另一个已经做好被读取数据的准备,两者相互自动切换,使得存取效率成倍提高。并且将RAM与CPU以相同时钟频率控制,使RAM与CPU外频同步,取消等待时间,所以其传输速率比EDO DRAM快了13%。SDRAM采用了多体(Bank)存储器结构和突发模式,能传输一整数据而不是一段数据。

SDRAM ECC 服务器专用内存

RDRAM(Rambus DRAM)
是美国RAMBUS公司在RAMBUSCHANNEL技术基础上研制的一种存储器。用于数据存储的字长为16位,传输率极速指标有望达到600MHz。以管道存储结构支持交叉存取同时执行四条指令,单从封装形式上看,与DRAM没有什么不同,但在发热量方面与100MHz的SDRAM大致相当。因为它的图形加速性能是EDO DRAM的3-10倍,所以目前主要应用于高档显卡上做显示内存。

Direct RDRAM
是RDRAM的扩展,它使用了同样的RSL,但接口宽度达到16位,频率达到800MHz,效率更高。单个传输率可达到1.6GB/s,两个的传输率可达到3.2GB/s。

点评:
30pin和72pin的内存,早已退出市场,现在市场上主流的内存,是SDRAM,而SDRAM的价格越降越底,对于商家和厂家而言,利润空间已缩到了极限,赔钱的买卖,有谁愿意去做了?再者也没有必要,毕竟厂家或商家们总是在朝着向“钱”的方向发展。

随着 INTEL和 AMD两大公司 CPU生产飞速发展,以及各大板卡厂家的支持,RAMBUS 和 DDRAM 也得到了更快的发展和普及,究竟哪一款会成为主流,哪一款更适合用户,市场终究会证明这一切的。

机存取存储器是电脑的记忆部件,也被认为是反映集成电路工艺水平的部件。各种存储器中以动态存储器(DRAM)的存储容量为最大,使用最为普及,几十年间它的存储量扩大了几千倍,存取数据的速度提高40多倍。存储器的集成度的提高是靠不断缩小器件尺寸达到的。尺寸的缩小,对集成电路的设计和制造技术提出了极为苛刻的要求,可以说是只有一代新工艺的突破,才有一代集成电路。

动态读写存储器DRAM(Dynamic Random Access MeMory)是利用MOS存储单元分布电容上的电荷来存储数据位,由于电容电荷会泄漏,为了保持信息不丢失,DRAM需要不断周期性地对其刷新。由于这种结构的存储单元所需要的MOS管较少,因此DRAM的集成度高、功耗也小,同时每位的价格最低。DRAM一般都用于大容量系统中。DRAM的发展方向有两个,一是高集成度、大容量、低成本,二是高速度、专用化。

从1970年Intel公司推出第一块1K DRAM芯片后,其存储容量基本上是按每三年翻两番的速度发展。1995年12月韩国三星公司率先宣布利用0.16μm工艺研制成功集成度达10亿以上的1000M位的高速(3lns)同步DRAM。这个领域的竞争非常激烈,为了解决巨额投资和共担市场风险问题,世界范围内的各大半导体厂商纷纷联合,已形成若干合作开发的集团格局。

1996年市场上主推的是4M位和16M位DRAM芯片,1997年以16M位为主,1998年64M位大量上市。64M DRAM的市场占有率达52%;16M DRAM的市场占有率为45%。1999年64M DRAM市场占有率已提高到78%,16M DRAM占1%。128M DRAM已经普及,明年将出现256M DRAM。

高性能RISC微处理器的时钟已达到100MHz~700MHz,这种情况下,处理器对存储器的带宽要求越来越高。为了适应高速CPU构成高性能系统的需要,DRAM技术在不断发展。在市场需求的驱动下,出现了一系列新型结构的高速DRAM。例如EDRAM、CDRAM、SDRAM、RDRAM、SLDRAM、DDR DRAM、DRDRAM等。为了提高动态读写存储器访问速度而采用不同技术实现的DRAM有:

(1) 快速页面方式FPM DRAM

快速页面方式FPM(Fast Page Mode)DRAM已经成为一种标准形式。一般DRAM存储单元的读写是先选择行地址,再选择列地址,事实上,在大多数情况下,下一个所需要的数据在当前所读取数据的下一个单元,即其地址是在同一行的下一列,FPM DRAM可以通过保持同一个行地址来选择不同的列地址实现存储器的连续访问。减少了建立行地址的延时时间从而提高连续数据访问的速度。但是当时钟频率高于33MHz时,由于没有足够的充电保持时间,将会使读出的数据不可靠。

(2) 扩展数据输出动态读写存储器EDO DRAM

在FPM技术的基础上发展起来的扩展数据输出动态读写存储器EDODRAM(Extended Data Out DRAM),是在RAM的输出端加一组锁存器构成二级内存输出缓冲单元,用以存储数据并一直保持到数据被可靠地读取时为止,这样就扩展了数据输出的有效时间。EDODRAM可以在50MHz时钟下稳定地工作。

由于只要在原DRAM的基础上集成成本提高并不多的EDO逻辑电路,就可以比较有效地提高动态读写存储器的性能,所以在此之前,EDO DRAM曾成为动态读写存储器设计的主流技术和基本形式。

(3) 突发方式EDO DRAM

在EDO DRAM存储器的基础上,又发展了一种可以提供更高有效带宽的动态读写存储器突发方式EDO DRAM(Burst EDO DRAM)。这种存储器可以对可能所需的4个数据地址进行预测并自动地预先形成,它把可以稳定工作的频率提高到66MHz。

(4) 同步动态读写存储器SDRAM

SDRAM(Synchronous DRAM)是通过同步时钟对控制接口的操作和安排片内隔行突发方式地址发生器来提高存储器的性能。它仅需要一个首地址就可以对一个存储块进行访问。所有的输入采样如输出有效都在同一个系统时钟的上升沿。所使用的与CPU同步的时钟频率可以高达66MHz~100MHz。它比一般DRAM增加一个可编程方式寄存器。采用SDRAM可大大改善内存条的速度和性能,系统设计者可根据处理器要求,灵活地采用交错或顺序脉冲。

Infineon Technologies(原Siemens半导体)今年已批量供应256Mit SDRAM。其SDRAM用0.2μm技术生产,在100MHz的时钟频率下输出时间为10ns。

(5) 带有高速缓存的动态读写存储器CDRAM

CDRAM(Cached DRAM)是日本三菱电气公司开发的专有技术,1992年推出样品,是通过在DRAM芯片,集成一定数量的高速SRAM作为高速缓冲存储器Cache和同步控制接口,来提高存储器的性能。这种芯片用单一+3.3V电源,低压TTL输入输出电平。目前三菱公司可以提供的CDRAM为4Mb和16Mb,其片内Cache为16KB,与128位内部总线配合工作,可以实现100MHz的数据访问。流水线式存取时间为7ns。

(6) 增强型动态读写存储器EDRAM(Enhanced DRAM)

由Ramtron跨国公司推出的带有高速缓冲存储器的DRAM产品称作增强型动态读写存储器EDRAM(Enhanced DRAM),它采用异步操作方式,单一+5V工作电源,CMOS或TTL输入输出电平。由于采用一种改进的DRAM 0.76μm CMOS工艺和可以减小寄生电容和提高晶体管增益的结构技术,其性能大大提高,行访问时间为35ns,读/写访问时间可以提高到65ns,页面写入周期时间为15ns。EDRAM还在片内DRAM存储矩阵的列译码器上集成了2K位15ns的静态RAM高速缓冲存储器Cache,和后写寄存器以及另外的控制线,并允许SRAM Cache和DRAM独立操作。每次可以对一行数据进行高速缓冲。它可以象标准的DRAM对任一个存储单元用页面或静态列访问模式进行操作,访问时间只有15ns。当Cache未命中时,EDRAM就把新的一行加载到Cache中,并把选择的存储单元数据输出,这需要花35ns。这种存储器的突发数据率可以达到267Mbytes/s。

(7) RDRAM(Rambus DRAM)

Rambus DRAM是Rambus公司利用本身研制的一种独特的接口技术代替页面方式结构的一种新型动态读写存储器。这种接口在处理机与DRAM之间使用了一种特殊的9位低压负载发送线,用250MHz同步时钟工作,字节宽度地址与数据复用的串行总线接口。这种接口又称作Rambus通道,这种通道嵌入到DRAM中就构成Rambus DRAM,它还可以嵌入到用户定制的逻辑芯片或微处理机中。它通过使用250MHz时钟的两个边沿可以使突发数据传输率达到500MHz。在采用Rambus通道的系统中每个芯片内部都有它自己的控制器,用来处理地址译码和面页高速缓存管理。由此一片存储器子系统的容量可达512K字节,并含有一个总线控制器。不同容量的存储器有相同的引脚并连接在同一组总线上。Rambus公司开发了这种新型结构的DRAM,但是它本身并不生产,而是通过发放许可证的方式转让它的技术,已经得到生产许可的半导体公司有NEC、Fujitsu、Toshiba、Hitachi和LG等。

被业界看好的下一代新型DRAM有三种:双数据传输率同步动态读写存储器(DDR SDRAM)、同步链动态读写存储器(SLDRAM)和Rambus接口DRAM(RDRAM)。

(1) DDR DRAM(Double Data Rate DRAM)

在同步动态读写存储器SDRAM的基础上,采用延时锁定环(Delay-locked Loop)技术提供数据选通信号对数据进行精确定位,在时钟脉冲的上升沿和下降沿都可传输数据(而不是第一代SDRAM仅在时钟脉冲的下降沿传输数据),这样就在不提高时钟频率的情况下,使数据传输率提高一倍,故称作双数据传输率(DDR)DRAM,它实际上是第二代SDRAM。由于DDR DRAM需要新的高速时钟同步电路和符合JEDEC标准的存储器模块,所以主板和芯片组的成本较高,一般只能用于高档服务器和工作站上,其价格在中低档PC机上可能难以接受。

(2) SLDRAM(Synchnonous Link DRAM)

这是由IBM、HP、Apple、NEC、Fujitsu、Hyundai、Micron、TI、Toshiba、Sansung和Siemens等业界大公司联合制定的一个开放性标准,委托Mosaid Technologies公司设计,所以SLDRAM是一种原本最有希望成为高速DRAM开放性工业标准的动态读写存储器。它是一种在原DDR DRAM基础上发展的一种高速动态读写存储器。它具有与DRDRAM相同的高数据传输率,但是它比其工作频率要低;另外生产这种存储器不需要支付专利使用费,使得制造成本较低,所以这种存储器应该具有市场竞争优势。但是由于SLDRAM联盟是一个松散的联合体,众多成员之间难以协调一致,在研究经费投入上不能达成一致意见,加上Intel公司不支持这种标准,所以这种动态存储器反而难以形成气候,敌不过Intel公司鼎立支持的Rambus公司的DRDRAM。SLDRAM可用于通信和消费类电子产品,高档PC和服务器。

(3) DRDRAM(Direct Rambus DRAM)

从1996年开始,Rambus公司就在Intel公司的支持下制定新一代RDRAM标准,这就是DRDRAM(Direct RDRAM)。这是一种基于协议的DRAM,与传统DRAM不同的是其引脚定义会随命令而变,同一组引脚线可以被定义成地址,也可以被定义成控制线。其引脚数仅为正常DRAM的三分之一。当需要扩展芯片容量时,只需要改变命令,不需要增加硬件引脚。这种芯片可以支持400MHz外频,再利用上升沿和下降沿两次传输数据,可以使数据传输率达到800MHz。同时通过把数据输出通道从8位扩展成16位,这样在100MHz时就可以使最大数据输出率达1.6Gb/s。东芝公司在购买了Rambus公司的高速传输接口技术专利后,于1998年9月首先推出72Mb的RDRAM,其中64Mb是数据存储器,另外8Mb用于纠错校验,由此大大提高了数据读写可靠性。

Intel公司办排众议,坚定地推举DRDRAM作为下一代高速内存的标准,目前在Intel公司对Micro、Toshiba和Samsung等公司组建DRDRAM的生产线和测试线投入资金。其他众多厂商也在努力与其抗争,最近AMD宣布至少今年推出的K7微处理器都不打算采用Rambus DRAM;据说IBM正在考虑放弃对Rambus的支持。当前市场上同样是64Mb的DRAM,RDRAM就要比其他标准的贵45美元。
由此可见存储器的发展动向是:大容量化,高速化, 多品种、多功能化,低电压、低功耗化。
存储器的工艺发展中有以下趋势:CHMOS工艺代替NMOS工艺以降低功耗;缩小器件尺寸,外围电路仍采用ECL结构以提高存取速度同时提高集成度;存储电容从平面HI-C改为深沟式,保证尺寸减少后的电荷存储量,以提高可靠性;电路设计中简化外围电路结构,注意降低噪声,运用冗余技术以提高质量和成品率;工艺中采用了多种新技术;使DRAM的存储容量稳步上升,为今后继续开发大容量的新电路奠定基础。
从电子计算机中的处理器和存储器可以看出ULSI前进的步伐和几十年间的巨大变化。

热点内容
老式安卓机怎么插卡 发布:2024-10-18 15:52:35 浏览:338
pc搭建nas服务器 发布:2024-10-18 15:51:59 浏览:266
androidimei 发布:2024-10-18 15:51:56 浏览:292
c语言零基础入门 发布:2024-10-18 15:46:42 浏览:188
比特币如何存储 发布:2024-10-18 15:31:36 浏览:615
云服务相比传统服务器有哪些优势 发布:2024-10-18 15:26:20 浏览:679
sql10进制转16进制 发布:2024-10-18 15:25:33 浏览:865
错误日志上传 发布:2024-10-18 15:08:45 浏览:270
三菱机械手编程 发布:2024-10-18 15:08:04 浏览:736
阿尔法儿童编程 发布:2024-10-18 14:59:12 浏览:771